#### Министерство образования и науки РФ Санкт-Петербургский политехнический университет Петра Великого Институт компьютерных наук и технологий Высшая школа программной инженерии

# ОТЧЁТ ПО ЛАБОРАТОРНОЙ РАБОТЕ по дисциплине «Микроэлектроника, схемотехника и проектирование устройств вычислительной техники»

# Программная и аппаратная реализация алгоритма сложения матриц

| Выполнили:  |   |      |  |
|-------------|---|------|--|
| Студенты гр | _ |      |  |
|             |   |      |  |
|             |   |      |  |
|             |   | <br> |  |
|             |   |      |  |
|             |   |      |  |
| Проверил:   |   |      |  |
|             |   | <br> |  |
|             |   |      |  |
|             |   |      |  |
|             |   |      |  |
|             |   |      |  |

Санкт-Петербург 2020 г.

### Оглавление

| Техническое задание                                            | 3                  |
|----------------------------------------------------------------|--------------------|
| 2. Описание алгоритма                                          | 3                  |
| 3. Аппаратная реализация                                       | 4                  |
| 3.1 VHDL код                                                   | 4                  |
| 3.2 Симуляция (тестирование)                                   | 5                  |
| 3.3 Технологическая схема                                      | 6                  |
| 3.4 RTL схема                                                  | 7                  |
| 3.5 Отчёт в среде Quartus II                                   | 9                  |
| Программная реализация алгоритма на VHDL-моделях DP32 и памяти | 10                 |
| 4.1 Блок схема                                                 | 10                 |
| 4.2 Исполняемая программа в машинном коде                      | 11                 |
| 4.3 Исполняемая программа на языке ассемблера DP32             | 11                 |
| 4.4 Скриншоты тестирования ко-симуляцией                       |                    |
| 4.5 Ручной расчёт                                              | 18                 |
| 2.                                                             | Описание алгоритма |

#### 1. Техническое задание

- 1) Разработать аппаратную реализацию сортировки пузырьком массива на языке VHDL
- 2) Произвести симуляцию VHDL кода
- 3) Создать RTL схему в среде Quartus II
- 4) Создать технологическую схему
- 5) Разработать программную реализацию сортировки вставками массива в кодах процессора DP32
- 6) Создать блок-схему алгоритма на кодах процессора DP32
- 7) Произвести ко-симуляцию в среде Active VHDL
- 8) Сделать ручной расчёт сортировки

#### 2. Описание алгоритма

На вход алгоритма подаётся последовательность п чисел. Алгоритм состоит из повторяющихся проходов по сортируемому массиву. За каждый проход элементы последовательно сравниваются попарно и, если порядок в паре неверный, выполняется обмен элементов. Проходы по массиву повторяются n-1 раз или до тех пор, пока на очередном проходе не окажется, что обмены больше не нужны, что означает — массив отсортирован. При каждом проходе алгоритма по внутреннему циклу, очередной наибольший элемент массива ставится на своё место в конце массива рядом с предыдущим «наибольшим элементом», а наименьший элемент перемещается на одну позицию к началу массива.

#### 3. Аппаратная реализация

#### 3.1 VHDL код

```
1
    library ieee;
 2
    use ieee.std_logic_1164.all;
 3
 4
    package sort_types is
 5
    type massType is
       array (9 downto 0) of std_logic_vector (7 downto 0);
 6
 7
    end sort types;
 8
9
    library ieee;
10
    use ieee.std_logic_1164.all;
11
    use work.sort_types.all;
12
    entity sort is
13
       port (
14
            clk: in std_logic;
15
            reset: in std_logic;
            working: out std logic;
16
            data_in: in massType;
17
            data_out: out massType
18
19
       );
20
    end sort;
21
    architecture beh of sort is
22
       signal run: std_logic := '0';
23
24
       process (clk)
25
            variable i, e: integer := 0;
26
            variable arr: massType;
27
       .....
28
                                  data_out <= arr;
29
                                  e := e + 1;
30
                          end if;
31
                          i := i + 1;
32
       .....
33
                                         data out <= arr;
34
                                         i := 1;
35
                                  end if;
36
                          end if;
37
                   end if;
38
       end process;
39
    end beh;
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
```

#### 3.2 Симуляция (тестирование)

#### Waveform - диаграммы





.....



#### 3.3 Технологическая схема

Технологическая схема создана на устройстве Stratex



3.4 RTL схема

RTL схема создана на устройстве Stratex



### 3.5 Отчёт в среде Quartus II

Flow Status Successful - Mon Mar 25 21:58:52 2019
Quartus II Version 5.0 Build 148 04/26/2005 SJ Full Version

 Revision Name
 sort

 Top-level Entity Name
 sort

 Family
 FLEX10K

 Met timing requirements
 Yes

 Total logic elements
 761 / 1,152 ( 66 % )

 Total pins
 163 / 189 ( 86 % )

 Total memory bits
 0 / 12,288 ( 0 % )

 Device
 EPF10K20RC240-3

Timing Models Final

| Ana | alysis & Synthesis Resource       | Usage Sumn   | nary |
|-----|-----------------------------------|--------------|------|
|     | Resource                          | Usage        |      |
| 1   | Total logic elements              | 761          |      |
| 2   | Total combinational functions     | 759          |      |
| 3   | Total 4-input functions           | 408          |      |
| 4   | Total 3-input functions           | 245          |      |
| 5   | Total 2-input functions           | 75           |      |
| 6   | Total 1-input functions           | 31           |      |
| 7   | Total 0-input functions           | 0            |      |
| 8   | Combinational cells for routing   | 0            |      |
| 9   | Total registers                   | 226          |      |
| 10  | Total logic cells in carry chains | 64           |      |
| 11  | I/O pins                          | 163          |      |
| 12  | Maximum fan-out node              | process0~323 |      |
| 13  | Maximum fan-out                   | 242          |      |
| 14  | Total fan-out                     | 3092         |      |
| 15  | Average fan-out                   | 3.35         |      |
|     |                                   |              |      |

## 4 Программная реализация алгоритма на VHDL-моделях DP32 и памяти



#### 4.2 Исполняемая программа в машинном коде

```
variable mem:memory_array:= -27000ns array
(X"0700_0000", —r0=0
X"1006_0014", —r6=20 arr_size
X"1001_0000", —r1=0 fibb_0
X"1002_0001", —r2=1 fibb_1
X"1003_0028", —r3=40 rand[0]
X"1004_0000", —r4=0 tmp
X"1005_0001", —r5=0 i
—loop
X"1203_0379", —r3*=121 (rand[i-1]*A) —endloop
.....
X"1006_0000", —r6=0 (e)
X"1000_0001", —r0=1 i
X"1001_0000", —r1=1 j
—loop
—loop
X"3002\_0128", -r2 < -M[r1 + (?kolkom?)]
.....
X"500B 00F5", —if(1=V&0|N&1|Z&1) then PC<-PC-10
-endloop
......
X"1006_0600", —r6=r6
-endloop
.....
X"5000\_00FF", —if true then PC<-PC-1
—infinite loop
others =>X"0000 0000");
     4.3 Исполняемая программа на языке ассемблера DP32
-- randomizer + fibonacci
r0 < -r0 \& !(r0)
r6 < -r0 + 20
r1 < -r0 + 0
r2 < -r0 + 1
r3 < -r0 + 40
r4 < -r0 + 0
r5 < -r0 + 0
     -- loop
.....
     M[r3+42] < -r2
     r4 < -r1 + r2
     if(1=V\&0|N\&1|Z\&1) then PC <- PC - 12
-- bubble sort
.....
     -- loop
          -- loop
          r2 < -M[r1 + 40]
          .....
          if(0=V\&0|N\&1|Z\&0) then PC <- PC + 3
                M[r1 + 40] < -r3
```

$$M[r1 + 41] <- r2$$
 
$$if(0=V\&0|N\&0|Z\&1) \ then \ PC <- \ PC - 17$$

-- infinite loop if true then PC <- PC - 1

4.4 Скриншоты тестирования ко-симуляцией

| tch                                   |        |                           |                      |  |
|---------------------------------------|--------|---------------------------|----------------------|--|
| Name                                  | Туре   | Value                     | Last Value           |  |
| proc/reg_file/reg_file/registers(6)   | bit_32 | 0                         |                      |  |
| proc/reg_file/reg_file/registers(5)   | bit_32 | 21                        |                      |  |
| proc/reg_file/reg_file/registers(4)   | bit_32 | 4294967278                |                      |  |
| proc/reg_file/reg_file/registers(3)   | bit_32 | 6765                      |                      |  |
| ₱ proc/reg_file/reg_file/registers(2) | bit_32 | 6765                      |                      |  |
| ₱ proc/reg_file/reg_file/registers(1) | bit_32 | 2                         |                      |  |
| proc/reg_file/reg_file/registers(0)   | bit_32 | 1                         |                      |  |
| ⊞ mem/line14/mem(61)                  | bit_32 | 13                        |                      |  |
| ⊞ mem/line14/mem(60)                  | bit_32 | 377                       |                      |  |
| ⊞ mem/line14/mem(59)                  | bit_32 | <b>1 •</b> Пря <u>м</u> о | угольни <del>к</del> |  |
| ⊞ mem/line14/mem(58)                  | bit_32 | 21                        |                      |  |
| ⊞ mem/line14/mem(57)                  | bit_32 | 610                       |                      |  |
| ⊞ mem/line14/mem(56)                  | bit_32 | 1                         |                      |  |
| ⊞ mem/line14/mem(55)                  | bit_32 | 34                        |                      |  |
| ⊞ mem/line14/mem(54)                  | bit_32 | 987                       |                      |  |
| ⊞ mem/line14/mem(53)                  | bit_32 | 2                         |                      |  |
| ⊞ mem/line14/mem(52)                  | bit_32 | 55                        |                      |  |
| ⊞ mem/line14/mem(51)                  | bit_32 | 1597                      |                      |  |
| ⊞ mem/line14/mem(50)                  | bit_32 | 3                         |                      |  |
| ⊞ mem/line14/mem(49)                  | bit_32 | 89                        |                      |  |
| ⊞ mem/line14/mem(48)                  | bit_32 | 2584                      |                      |  |
| ⊞ mem/line14/mem(47)                  | bit_32 | 5                         |                      |  |
| ⊞ mem/line14/mem(46)                  | bit_32 | 144                       |                      |  |
| ⊞ mem/line14/mem(45)                  | bit_32 | 4181                      |                      |  |
| ⊞ mem/line14/mem(44)                  | bit_32 | 8                         |                      |  |
| ⊞ mem/line14/mem(43)                  | bit_32 | 233                       |                      |  |
| ⊞ mem/line14/mem(42)                  | bit_32 | 6765                      |                      |  |

Массив не отсортирован



Сортировка. Итерация 1

Сортировка. Итерация 2

Сортировка. Итерация 3

Сортировка. Итерация 4

Сортировка. Итерация 5

Сортировка. Итерация 6

Сортировка. Итерация 7

Сортировка. Итерация 8

Сортировка. Итерация 9

Сортировка. Итерация 10

Сортировка. Итерация 11

Сортировка. Итерация 12

Сортировка. Итерация 13

Сортировка. Итерация 14



Сортировка. Итерация 15



Массив отсортирован и представляет собой первые 20 элементов последовательности Фибоначчи

| Name                                    | Туре   | Value | Last Value |
|-----------------------------------------|--------|-------|------------|
| ∃ proc/reg_file/reg_file/registers(6)   | bit_32 | 0     |            |
| E proc/reg_file/reg_file/registers(5)   | bit_32 | 21    |            |
| E proc/reg_file/reg_file/registers(4)   | bit_32 | 1     |            |
| E proc/reg_file/reg_file/registers(3)   | bit_32 | 3     |            |
| ☐ proc/reg_file/reg_file/registers(2) ☐ | bit_32 | 2     |            |
| ∃ proc/reg_file/reg_file/registers(1)   | bit_32 | 5     |            |
| ∃ proc/reg_file/reg_file/registers(0)   | bit_32 | 17    |            |
| ⊞ mem/line14/mem(61)                    | bit_32 | 6765  |            |
| ∃ mem/line14/mem(60)                    | bit_32 | 4181  |            |
| ⊞ mem/line14/mem(59)                    | bit_32 | 2584  |            |
| ∃ mem/line14/mem(58)                    | bit_32 | 1597  |            |
| ∃ mem/line14/mem(57)                    | bit_32 | 987   |            |
| ∃ mem/line14/mem(56)                    | bit_32 | 610   |            |
| ± mem/line14/mem(55)                    | bit_32 | 377   |            |
| ∃ mem/line14/mem(54)                    | bit_32 | 233   |            |
| ± mem/line14/mem(53)                    | bit_32 | 144   |            |
| ± mem/line14/mem(52)                    | bit_32 | 89    |            |
| ∃ mem/line14/mem(51)                    | bit_32 | 55    |            |
| t mem/line14/mem(50)                    | bit_32 | 34    |            |
| ∃ mem/line14/mem(49)                    | bit_32 | 21    |            |
| t mem/line14/mem(48)                    | bit_32 | 13    |            |
| ∃ mem/line14/mem(47)                    | bit_32 | 8     |            |
| ⊞ mem/line14/mem(46)                    | bit_32 | 5     |            |
| ⊞ mem/line14/mem(45)                    | bit_32 | 3     |            |
| E mem/line14/mem(44)                    | bit_32 | 2     |            |
| E mem/line14/mem(43)                    | bit_32 | 1     |            |
| E mem/line14/mem(42)                    | bit_32 | 1     |            |

Программа вошла в вечный цикл (5000\_00FF)

#### 4.5 Ручной расчёт

Исходные данные: Массив из восьми чисел (4, 7, 3, 0, 2, 1, 8, 5)

- рассматриваемые элементы для рокировки; подчеркнутые элементы — отсортированная часть массива

#### Работа алгоритма:

- (4, 7, 3, 0, 2, 1, 8, 5)
- (4, <mark>3, 7</mark>, 0, 2, 1, 8, 5)
- (4, 3, <mark>0, 7</mark>, 2, 1, 8, 5)
- (4, 3, 0, 2, 7, 1, 8, 5)
- $(4, 3, 0, \overline{2, 1, 7, 8}, 5)$
- (4, 3, 0, 2, 1, 7, 8, 5)
- (4, 3, 0, 2, 1, 7, <mark>5, <u>8</u>)</mark>
- (3, 4, 0, 2, 1, 7, 5, 8)
- (3, <mark>0, 4,</mark> 2, 1, 7, 5, 8)
- (3, 0, 2, 4, 1, 7, 5, 8)
- (3, 0, 2, 1, 4, 7, 5, 8)
- (3, 0, 2, 1, 4, 7, 5, 8)
- (3, 0, 2, 1, 4, 5, 7, 8)
- $(3, 0, 2, 1, \frac{1}{2}, \frac{1}{2}, \frac{1}{2}, \frac{1}{2})$
- (3, 0, 2, 1, 4, 5, 7, 8)
- (0, 3, 2, 1, 4, 5, 7, 8)
- $(0, \frac{2}{3}, \frac{3}{1}, \frac{4}{5}, \frac{5}{7}, \frac{8}{8})$
- $(0, 2, \frac{1, 3, 4, 5, 7, 8}{})$
- $(0, 2, 1, \frac{3, 4, 5, 7, 8}{})$
- (0, 2, 1, 3, 4, 5, 7, 8)
- (0, 2, 1, 3, 4, 5, 7, 8)
- (0, 2, 1, 3, 4, 5, 7, 8)
- (0, 2, 1, 3, 4, 5, 7, 8)
- (0, <mark>1, 2</mark>, 3, 4, 5, 7, 8)
- (0, 1, <mark>2, 3</mark>, 4, 5, 7, 8)
- (0, 1, 2, 3, 4, 5, 7, 8)
- (0, 1, 2, 3, 4, 5, 7, 8)
- (0, 1, 2, 3, 4, <mark>5, 7</mark>, 8)
- (0, 1, 2, 3, 4, 5, 7, 8)